East1203
  • Home
  • Archives
    Archives Categories Tags
  • source
  • About
  •   
  •   

C++11 新特性

用花括号来初始化变量{} 1234int i{10};int i(10);int i = 10;int i = {10}; auto类型——编译器通过初始值自动推算变量的类型当我们希望编译器根据表达式的结果来确定变量的类型,并且通过表达式结果来赋值 decltype类型 当我们希望编译器根据表达式的结果来确定变量的类型,但又不是通过表达式结果来赋

2019-03-09
C++
C++

C++问题记录(1)

1. 模板函数定义在.h文件对普通函数来说,声明放在头文件中,定义放在源文件中,其它的地方要使用该函数时,仅需要包含头文件即可,因为编译器编译时是以一个源文件作为单元编译的,当它遇到不在本文件中定义的函数时,若能够找到其声明,则会将此符号放在本编译单元的外部符号表中,链接的时候自然就可以找到该符号的定义了。 而对模板函数来说,首先明确,模板函数是在编译器遇到使用模板的代码时才将模板函数实例化的。

2019-03-09
C++
C++

模板类、模板函数声明定义在一起

模板函数、模板类声明和定义要放在一起,不要再.h中声明了,然后再.cpp中定义,这要编译器再链接时会提示找不到函数或类的标识符。 这是因为编译时是以文件为基础逐个文件编译的。对于普通的函数,如果定义在.h,实现在.cpp文件,程序在执行的时候可以通过.h文件找到函数在.cpp文件中的定义,可以执行。 ** 但是模板函数如果定义在.h,实现在.cpp文件, 程序在执行的时候找不到函数的实现——不知道

2019-03-09
C++
C++

Verilog小电路(1)

1 存储器建模 2 三分频时钟,占空比50% 3 普通分频–2分频 4分频 4 同步复位/异步复位/异步复位同步释放 5 串并转化电路 1. 存储器建模123456789101112131415161718192021 module ram_basic (clk, CS, WR, addr, data_in, data_out, en); input clk

2019-03-09
Verilog
Verilog

Verilog语法小结(1)

逻辑综合忽略延时信息 比如”# 10 a = 1’b1;”在逻辑综合的时候会将延时信息忽略。2. always语句的规则:重复执行always后的语句 如果always后接”@(posedge clk)”,当执行到这时,always语句块的进程被挂起来,直到满足”posedge clk”条件,执行always块中的语句。然后always块会马上重复执行,到”@(posedge c

2019-03-09
Verilog
Verilog

阻塞和非阻塞赋值

1 阻塞赋值2 非阻塞赋值3 自触发always块 使用阻塞赋值不能自触发123456789module osc(clk);output clk;reg clk;initial begin #10 clk = 0;end//initialalways @(clk) #5 clk = ~clk;endmodule 当语句执行到 clk = ~clk,clk的值立马改变,在此期间

2019-03-09
Verilog
Verilog

MentorSources

Mentor Academy Resource Industry Conferences:各个年份DAC、DVCon会议的现场录像视频,也可以下载PPT文件。 Low Power Verification Forum:his forum will explore the new and unique low-power coverage methodologies that enable d

2019-03-09

ic_Companies

IC公司介绍 SOC厂商紫光展锐 紫光展锐的芯片大局 联发科 5G 天玑1000 独角兽公司寒武纪 AI芯片独角兽寒武纪冲刺科创板 IP厂商晶圆厂商中芯国际: 设备厂商

2019-03-09

ic_LowPower

0. 低功耗设计功耗对处理器的限制究竟有多大 功耗与工艺、面积、速度之间的相互关系 1. 低功耗技术知乎-数字芯片实验室-数字IC设计低功耗概述 博客园-IC learner-数字IC 低功耗入门 艾瑞后端设计微信公众号-浅谈芯片低功耗的设计实现(上) 艾瑞后端设计微信公众号-浅谈芯片低功耗的设计实现(下) 大话芯片功耗:并行化和流水话可以降低功耗。 1.1 clock gating门控时

2019-03-09

ic_backend

1. 时钟树介绍CTS 1.1 clock tree problemThe Trouble With Clock Trees 2. person Charles J. Alpert 时钟网络研究 3. 文章3.1 process论STA | POCV/ SOCV 之分析:【陌上骑驴看IC】微信公众号分享的关于工艺波动的分析,链接中有好几篇文章,作者打算收集成一个体系,等写大论文的时候看

2019-03-09
1…1213141516

Search

Hexo Fluid
总访问量 次 总访客数 人